i.MX RT600跨界MCU,配备Arm® Cortex®-M33和DSP内核

i.MX-RT600

点击播放视频

产品详情

选择区域:

框图

i.MX-RT600 Block Diagram

i.MX-RT600 Block Diagram

特征

新一代Cortex-M33控制处理器内核,运行频率高达300MHz

  • Arm TrustZone用于保护资产
  • 支持8个区域的Cortex-M33内置存储器保护单元(MPU)
  • Cortex-M33的两个协处理器
    • PowerQuad硬件加速器用于(固定和浮点运算单元) DSP功能
    • 提供CASPER Crypto协处理器,对某些不对称加密算法所需的各种函数进行硬件加速

高度优化的Cadence® Tensilica® HiFi 4 DSP处理内核,运行频率高达600 MHz

  • 硬件浮点运算单元每周期多达4个单精度IEEE浮点运算MAC

片上存储器

  • 高达4.5 MB系统SRAM,CPU和所有DMA引擎均可对其进行访问
  • 128 KB本地紧耦合存储器,专用于DSP CPU
  • 96 KB的I & D缓存器,支持DSP访问共享的系统SRAM

安全特性

  • 安全隔离
    • 通过ARMv8-M的Arm®TrustZone®技术保护执行环境
    • 通过硬件引擎实现对称密钥隔离
  • 安全引导
    • 在引导ROM中实现安全引导支持,提供不可变的信任根
  • 安全存储
    • 基于物理不可克隆功能(PUF)的密钥存储
    • 用于代码存储的片外闪存的动态AES解密(OTFAD)
  • 安全调试
    • 基于证书的调试认证机制
  • 安全更新
    • 支持具有可靠性(RSA签名)和机密性(AES-CTR加密)保护的固件更新
  • 硬件加密加速器
    • 具有256位密钥强度的对称密码(AES)
    • 非对称密码加速
    • 具有256位熵的TRNG
    • 具有SHA-256和SHA-1的哈希引擎
  • 安全识别
    • 128位通用唯一标识符(UUID)和256位复合设备标识符(CDI)

数字外设

  • 两个DMA引擎,每个引擎有32个通道
  • Octal/Quad SPI闪存带有动态描述
  • 两个SD/eMMC存储卡接口一个支持eMMC 5.0,HS400/DDR操作
  • USB高速主机/器件控制器,带片上PHY
  • 高达8个可配置通用串行接口模块(Flexcomm接口)。可配置为SPI/I2C/I2S/UART
  • 1个支持50 MHz运行频率的高速SPI接口
  • 1个I3C总线接口
  • 1个数字麦克风接口,支持多达8个通道

文档

快速参考 文档类别.

1-5 / 58 文件

展开

设计资源

设计文件

1-5 / 11 设计文件

  • 模型

    IBIS files for i.MX RT600 FOWLP249

  • 模型

    BSDL Files for i.MX RT600

  • 模型

    IBIS files for i.MX RT600 VFBGA176

  • 模型

    IBIS files for i.MX RT600 WLCSP114

  • 符号和尺寸

    Symbols and Footprints for MIMXRT685FVKB

展开

硬件

1-5 / 17 硬件

展开

软件

1-5 / 24 软件文件

展开

注意: 推荐在电脑端下载软件,体验更佳。

工程服务

1-5 / 24 工程服务

展开

查找支持此产品的所有合作伙伴,请参阅 合作伙伴市场.

培训

28 培训

展开