PCA9517A是一款CMOS集成电路,提供低电压(低至0.9 V)和更高电压(2.7 V至5.5 V)I²C总线或SMBus应用之间的电平切换。在电平切换过程中保留I²C总线系统所有工作模式和功能的同时,它还允许通过为数据(SDA)和时钟(SCL)线路提供双向缓冲以允许扩展I²C总线,从而可使用两条400 pF的总线。使用PCA9517A能使系统设计师将总线电压和电容隔离成两半。SDA和SCL引脚为耐过压且在PCA9517A未通电时为高阻抗。
2.7 V至5.5 V总线端口B动器的性能类似PCA9515A器件上的驱动器,而可调节电压总线端口A驱动更多电流且消除静态偏移电压。这使端口B的低电平变换成端口A几乎0 V的低电平,适应更低电压逻辑的小电压摆幅。
端口B PCA9517A I/O驱动器的静态偏移设计防止其连接至具有上升时间加速器的另一器件,包括PCA9510、PCA9511、PCA9512、PCA9513、PCA9514、PCA9515A、PCA9516A、PCA9517A(端口B)或PCA9518。但是,可一起连接两个或多个PCA9517A的端口A,以允许端口A在共用总线上的星形拓扑,且端口A可直接连接至带有静态或动态偏移电压的任何其他缓冲器。可按端口A至端口B串联多个PCA9517A,不会积聚偏移电压,只需考虑渡越时间延迟。
除非VCC(A)高于0.8 V且VCC(B)高于2.5 V,否则不会启用PCA9517A驱动器。也可使用EN引脚在系统控制下打开和关闭驱动器。应该注意,当总线闲置时仅改变使能引脚的状态。
如果将内部缓冲器的输入阈值设为约70 mV(低于0.43 V)时,端口B上的低电平内部缓冲器输出下拉电压约为0.5 V。当从内部将端口B I/O驱动至低电平时,输入不会将低电平识别为低电平。这能防止发生锁定状况。端口A的输出下拉会驱动一个真正的低电平且输入电平设为0.3VCC(A)以适应系统中更低低电平的需求,其中低电压侧供电电压低至0.9 V。
参数 |
PCA9517[1] |
PCA9517A[2] |
---|---|---|
静电放电,HBM |
> 2 kV |
> 5.5 kV |
[1] PCA9517将在几年后停产,所以请为所有新设计和系统更新选择PCA9517A。
[2] PCA9517A是PCA9517经过改进的热插拔和ESD版本,虽然工作上完全相同,但为了所有新设计和系统更新应选择前者。
|
|
|
|
|
|
---|---|---|---|---|---|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
快速参考恩智浦 文档类别.
1-5 / 14 文件
安全文件正在加载,请稍等
5 设计文件
收到完整的详细信息。 请参阅产品足迹及更多信息 电子CAD文件.
安全文件正在加载,请稍等