PowerQUICC® III处理器带有DDR2/3

MPC8569E

产品详情

选择区域:

框图

Freescale PowerQUIICC MPC8569E Communications Processor Block Diagram

NXP<sup>&#174;</sup> PowerQUIICC MPC8569E Communications Processor Block Diagram

特征

  • 嵌入式e500内核,速率高达1.33 GHz
    • 在1.33 GHz下提供2799 MIPS (估算的Dhrystone 2.1)
    • 36位物理寻址
    • 双精度嵌入式浮点
    • 存储器管理单元(MMU)
  • 内置L1/L2缓存
    • L1缓存--32 KB数据和32 KB指令缓存
    • L2缓存--512 KB(8路集相联)
  • 集成式DDR存储控制器,完全支持ECC
  • 内置安全引擎,支持DES、3DES、MD-5、SHA-1/2、AES、RSA、RNG、Kasumi F8/F9、SNOW和ARC-4
  • QUICC Engine技术
    • 4个32位RISC内核
  • 串行RapidIO®和PCI Express®高速互连接口
  • 片上网络交换矩阵
  • 166 MHz,32位,3.3V I/O,带有存储控制器的增强型本地总线
  • 用于SD/MMC卡接口的增强型安全数字主机控制器(eSDHC)
  • 集成的4通道DMA控制器
  • 支持双I²C接口和双通用异步接收器/发射器(DUART)
  • 可编程中断控制器(PIC)
  • 通用I/O (GPIO)
  • IEEE 1149.1 JTAG测试接入端口
  • 1.0V内核电压,带3.3V、2.5V、1.8V、1.5V以及1.0V I/O
  • 783引脚FC-PBGA封装,29 mm x 29 mm
  • 本产品包含在恩智浦产品长期供货计划中, 自推出后至少保证10年供货
  • 文档

    快速参考 文档类别.

    1-5 / 43 文件

    展开

    设计资源

    设计文件

    1 设计文件

    硬件

    2 硬件

    软件

    2 软件文件

    请注意: 推荐在电脑端下载软件,体验更佳。

    工程服务

    1-5 / 8 工程服务

    展开

    查找支持此产品的所有合作伙伴,请参阅 合作伙伴市场.

    培训

    4 培训

    支持

    您需要什么帮助?